

endmodule

# آز سیستم دیجیتال

نيمسال تابستان ٢٠٠١٠

مدرس: دکتر انصاری

عطا رحیمزاده سپنتا رحمانیزاد ۹۸۱۷۰۸۰۵

۱ آزمایش سوم

عماد زيناوقلي

911.778

در این آزمایش بایستی یک مدار مقایسه کننده ۴ بیتی ترکیبی و یک مدار مقایسه کننده سریالی طراحی کنیم.

# ۱.۱ مدار ترکیبی

برای این قسمت دو ماژول طراحی کردیم. در ماژول one\_bit\_comparator یک مقایسه کننده تک بیتی آبشاری مراحی کردیم. سپس در ماژول four\_bit\_comparator با استفاده از ماژول one\_bit\_comparator یک مقایسه کننده چهاربیتی طراحی کردیم. در این بخش جزییات این دو ماژول به همراه آزمون و Waveform مدار را می آوریم.

### one\_bit\_comparator \.\.\

آز آنجا که قرار است این ماژول به صورت آبشاری کار کنند علاوه بر دو ورودی تک بیتی a,b سه سیگنال ورودی تک بیتی great\_in,equal\_in less\_in, تک بیتی پخواهند. این مدار سه خروجی قبلی خواهند. این مدار سه خروجی و ورودی قبلی خواهند. این مدار سه خروجی و equal\_out great\_out, less\_out,

```
\begin{cases} \text{less\_out} &= (\overline{\text{equal\_in}} \cdot \overline{\text{great\_in}} \cdot \text{less\_in}) + (\text{equal\_in} \cdot \overline{\text{a}} \cdot \text{b}) \\ \text{great\_out} &= (\overline{\text{equal\_in}} \cdot \overline{\text{less\_in}} \cdot \overline{\text{great\_in}}) + (\text{equal\_in} \cdot \overline{\text{b}} \cdot \text{a}) \\ \text{equal out} &= \text{equal in} \cdot \overline{\text{less in}} \cdot \overline{\text{great in}} \cdot \overline{\text{a} \oplus \text{b}} \end{cases}
```

```
less_in, great_in ,
  module one_bit_comparator
                                 (a,
                                         b,
     equal_in,
                    less_out, great_out,
                                             equal_out);
                          a, b, equal_in, less_in, great_in, equal_in;
          input
                  less_out,great_out, equal_out;
          assign less_out = (~equal_in & less_in & ~great_in) | (equal_in
              & ~a & b);
          assign great_out = (~equal_in & ~less_in & great_in) | (
9
             equal_in & a & ~b);
          assign equal_out = (equal_in & ~less_in & ~great_in & ~(a ^ b
10
             ));
```

cascaded\

#### four\_bit\_comparator Y.1.1

در این ماژول با استفاده از ۴ ماژول one\_bit\_comparator یک مقایسه کننده چهار بیتی به شکل زیر ساختیم.



برای اولین ماژول ورودی ها را به صورت زیر قرار دادیم.

```
less_out = .
great_out = .
equal_out = .
```

1

همچنین خروجی آخرین ماژول را به عنوان خروجی کل مدار قرار دادیم.

```
module four_bit_comparator (a, b, less_out, equal_out,great_out);
4
            parameter
                              LEN = 4;
5
            input
                              [LEN-1:0] a, b;
                    wire
6
            output
                              less_out, great_out, equal_out;
                              [LEN:0] less,great, equal;
            wire
9
10
                    less[0] = 0;
            assign
11
                    equal[0] = 1;
            assign
12
                     great[0] = 0;
            assign
13
            assign
                     less_out =
                                       less[LEN];
14
                     great_out = great[LEN];
            assign
15
            assign
                     equal_out =
                                       equal[LEN];
16
17
            genvar
                     i;
18
            generate
19
            for (i = 0 ; i < LEN; i = i + 1) begin : compare</pre>
                     one_bit_comparator comp(
21
                     .a(a[LEN -1 - i]),
22
                     .b(b[LEN -1 - i]),
23
                     .less_in(less[i]),
24
                     .great_in(great[i]),
25
                     .equal_in(equal[i]),
26
                     .less_out(less[i+1]),
27
                     .great_out(great[i+1]),
28
                     .equal_out(equal[i+1])
29
                     );
30
31
            end
            endgenerate
32
33
  endmodule
34
```

#### ٣.١.١ آزمون

برای آزمایش و سنجش این مدار به صورت تصادفی اعداد زیر را تولید کردیم و مدار را بر آنها اجرا نمودیم. نتیجه waveform به صورت زیر است.



## ۲.۱ مدار سریالی

برای هر خروجی یک فلیپ فلاپ نوع D در نظر میگیریم.



با توجه به این موضوع، برای هر فلیپ فلاپ مقدار ورودی در واقع خروجی مقایسه کننده تک بیتی آبشاری است (البته نیاز است که reset) نیز هم در نظر گرفت). بدین ترتیب، ماژول زیر را داریم.

```
module comparator (a, b,
                                  reset, less_out, great_out,
     equal_out,
                     clk);
3
                  a, b, reset, clk;
          output less_out,great_out, equal_out;
      wire less_new, great_new,equal_new;
      wire less_up,less_down, great_up,great_down, equal_up,equal_down;
      wire not_less, not_great, not_equal;
      assign less_new = ~reset & ((less_out & ~great_out & ~equal_out) | (
         equal_out & ~a &b));
      assign great_new = ~reset & ((~less_out & great_out & ~equal_out) |
11
          (equal_out & a & ~b) );
      assign equal_new = reset | (~reset)&(~less_out & ~great_out &
12
         equal_out & ~(a ^ b));
      assign less_up = ~(less_new & clk);
14
      assign less_down = ~(~less_new & clk);
15
```

```
assign great_up = ~(great_new & clk);
16
       assign great_down = ~(~great_new & clk);
       assign equal_up = ~(equal_new & clk);
18
       assign equal_down = ~(~equal_new & clk);
19
20
           assign less_out = ~(less_up & not_less);
21
           assign great_out = ~(great_up & not_great);
22
           assign equal_out = ~(equal_up & not_equal);
           assign not_less = ~(less_down & less_out);
24
           assign not_great = ~(great_down & great_out);
25
           assign not_equal = ~(equal_down & equal_out);
26
27
  endmodule
```

## ۱.۲.۱ آزمون

برای آزمایش و سنجش این مدار به صورت تصادفی اعداد زیر را تولید کردیم و مدار را بر آنها اجرا نمودیم. نتیجه waveform به صورت زیر است.

